Mostrar el registro sencillo del ítem

dc.creatorMora, Luis Alberto Montenegro
dc.date2014-04-01
dc.date.accessioned2022-09-20T14:46:21Z
dc.date.available2022-09-20T14:46:21Z
dc.identifierhttps://revistas.umariana.edu.co/index.php/unimar/article/view/153
dc.identifier.urihttps://hdl.handle.net/20.500.14112/25593
dc.descriptionEl impresionante desarrollo de las tecnologí­as micro-electrónicas conduce a extraordinarios niveles de in-tegración. La capacidad de integración en el silicio se duplica cada 18 meses aproximadamente; esto permi-te a los fabricantes realizar el diseño de sistemas más complejos en un solo chip de silicio y en un área mu-cho más reducida.No obstante, la capacidad de desarrollar estos sistemas más complejos en un perí­odo de tiempo razonable, disminuye con el incremento de la complejidad. La capacidad de diseño en un circuito integrado crece a una razón de 21% anual mientras que la capacidad de integración lo hace a 58% anual.Las técnicas tradicionales de diseño digital no son capa-ces de aprovechar las ventajas de integración actuales y, como consecuencia, la diferencia entre la capacidad de integración y la productividad del diseño parece in-crementarse aún más, tendiendo a disminuir el ritmo de crecimiento de la industria de los semiconductores, si no se recurre a técnicas de diseño innovadoras.spa
dc.formatapplication/pdf
dc.languagespa
dc.publisherUniversidad Marianaspa
dc.relationhttps://revistas.umariana.edu.co/index.php/unimar/article/view/153/132
dc.relation/*ref*/Vaughn Betz and Jonathan Rose, Effect of the Pre-fabricated Routing Track Distribution on FPGA Area-Efficiency[2] Coussy, P., Baganne, A., Martin, E. A design methodology for integrating IP into SoC systems, Proceedings IEEE Custom Integrated Circuits Conference, Jan. 2000.[3] Chiang, S., Foundries and the Dawn of an Open IP Era, 2001[4] Peter J. Ashenden,VHDL Cookbook, 1990[5] Parnell, K., Mehta, N., Programmable Logic Design Quick Start Hand Book, Segunda edición, 2002[6] Torres Fernández, Gildo. Análisis y Evaluación de un Módulo de Propiedad Intelectual del Microcontrolador 8051, 2006 [7] Altera Corporation. CPLDs vs. FPGAs Comparing High Capacity Programmable Logic, 1995[8] FPGA Reuse Methodology Manual, Segunda Edición, Xilinx Inc.[9] A Complete Design Solution for Structured ASICs, Magma Design Automation, Inc, 2005[
dc.sourceRevista UNIMAR; Vol. 27 No. 4 (2009): Revista UNIMARen-US
dc.sourceRevista UNIMAR; Vol. 27 Núm. 4 (2009): Revista UNIMARspa
dc.sourceRevista UNIMAR; v. 27 n. 4 (2009): Revista UNIMARpt-BR
dc.source2216-0116
dc.source0120-4327
dc.titleDISEí‘O DIGITAL MODERNOspa
dc.typeinfo:eu-repo/semantics/article
dc.typeinfo:eu-repo/semantics/publishedVersion


Ficheros en el ítem

FicherosTamañoFormatoVer

No hay ficheros asociados a este ítem.

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem