Mostrar el registro sencillo del ítem
DISEí‘O DIGITAL MODERNO
dc.creator | Mora, Luis Alberto Montenegro | |
dc.date | 2014-04-01 | |
dc.date.accessioned | 2022-09-20T14:46:21Z | |
dc.date.available | 2022-09-20T14:46:21Z | |
dc.identifier | https://revistas.umariana.edu.co/index.php/unimar/article/view/153 | |
dc.identifier.uri | https://hdl.handle.net/20.500.14112/25593 | |
dc.description | El impresionante desarrollo de las tecnologías micro-electrónicas conduce a extraordinarios niveles de in-tegración. La capacidad de integración en el silicio se duplica cada 18 meses aproximadamente; esto permi-te a los fabricantes realizar el diseño de sistemas más complejos en un solo chip de silicio y en un área mu-cho más reducida.No obstante, la capacidad de desarrollar estos sistemas más complejos en un período de tiempo razonable, disminuye con el incremento de la complejidad. La capacidad de diseño en un circuito integrado crece a una razón de 21% anual mientras que la capacidad de integración lo hace a 58% anual.Las técnicas tradicionales de diseño digital no son capa-ces de aprovechar las ventajas de integración actuales y, como consecuencia, la diferencia entre la capacidad de integración y la productividad del diseño parece in-crementarse aún más, tendiendo a disminuir el ritmo de crecimiento de la industria de los semiconductores, si no se recurre a técnicas de diseño innovadoras. | spa |
dc.format | application/pdf | |
dc.language | spa | |
dc.publisher | Universidad Mariana | spa |
dc.relation | https://revistas.umariana.edu.co/index.php/unimar/article/view/153/132 | |
dc.relation | /*ref*/Vaughn Betz and Jonathan Rose, Effect of the Pre-fabricated Routing Track Distribution on FPGA Area-Efficiency[2] Coussy, P., Baganne, A., Martin, E. A design methodology for integrating IP into SoC systems, Proceedings IEEE Custom Integrated Circuits Conference, Jan. 2000.[3] Chiang, S., Foundries and the Dawn of an Open IP Era, 2001[4] Peter J. Ashenden,VHDL Cookbook, 1990[5] Parnell, K., Mehta, N., Programmable Logic Design Quick Start Hand Book, Segunda edición, 2002[6] Torres Fernández, Gildo. Análisis y Evaluación de un Módulo de Propiedad Intelectual del Microcontrolador 8051, 2006 [7] Altera Corporation. CPLDs vs. FPGAs Comparing High Capacity Programmable Logic, 1995[8] FPGA Reuse Methodology Manual, Segunda Edición, Xilinx Inc.[9] A Complete Design Solution for Structured ASICs, Magma Design Automation, Inc, 2005[ | |
dc.source | Revista UNIMAR; Vol. 27 No. 4 (2009): Revista UNIMAR | en-US |
dc.source | Revista UNIMAR; Vol. 27 Núm. 4 (2009): Revista UNIMAR | spa |
dc.source | Revista UNIMAR; v. 27 n. 4 (2009): Revista UNIMAR | pt-BR |
dc.source | 2216-0116 | |
dc.source | 0120-4327 | |
dc.title | DISEí‘O DIGITAL MODERNO | spa |
dc.type | info:eu-repo/semantics/article | |
dc.type | info:eu-repo/semantics/publishedVersion |
Ficheros en el ítem
Ficheros | Tamaño | Formato | Ver |
---|---|---|---|
No hay ficheros asociados a este ítem. |
Este ítem aparece en la(s) siguiente(s) colección(ones)
-
Revista UNIMAR [456]